产品中心/ PRODUCTS CENTER

我的位置:首页  >  产品中心  >  晶振  >  时钟模块  >  高保持小型时钟模块

高保持小型时钟模块

描述:高保持小型时钟模块是一款尺寸为36.2*27.2*15mm的小体积、保持能力优于±1.5us/24h(△T=±5℃)的时钟模块产品。
产品特点:
· 小体积,36.2*27.2*15mm的封装尺寸
· 保持能力优于±1.5us/24h
主要应用:
电力、时钟参考、基站、广播和雷达等。

  • 产品型号:赛思
  • 厂商性质:生产厂家
  • 更新时间:2024-09-27
  • 访问量:3313
产品详情/ PRODUCT DETAIL

标题:高保持小型时钟模块

产品概述

高保持小型时钟模块是一款尺寸为36.2*27.2*15mm的小体积、保持能力优于±1.5us/24h(△T=±5℃)的时钟模块产品。

产品特点:

· 小体积,36.2*27.2*15mm的封装尺寸

· 保持能力优于±1.5us/24h

高保持小型时钟模块主要应用:

电力、时钟参考、基站、广播和雷达等。

 

赛思是一家为万物互联同频的时频科技企业,基于业界的时频科研与方案能力,赛思打造出软硬一体化的时频产品体系,面向电力、交通、通信、智能楼宇、数据中心、前沿领域等核心场景提供解决方案,持续为客户和社会创造价值。

浙江赛思电子科技有限公司成立于2013年,注册资金2.15亿人民币,总部位于浙江嘉兴科技城,全球研创总部位于北京中关村科幻产业创新中心,另设有西安、成都、武汉、深圳研发分部。总部占地面积20多亩,拥有近2万平的研发办公场所和近300的员工人数。

浙江赛思电子科技有限公司是工信部国家新兴产业创业投资引导基金、北京集成电路芯片基金、中国联通等国资背景基金重点投资的、科技部重点扶持的、多个省市政府重点投资引进的pre-IPO硬科技企业、国家、专精特新“小巨人”企业。

公司核心团队出自全球顶尖时钟技术公司,拥有国内时频行业技术;
自有FPGA守时和授时算法,可提升时钟守时和授时能力;
自研TDC技术,可提升PTP打戳精度;

采用kalman滤波算法和智能参数匹配和PI控制,可实现高精度驯服控制;

具有硬件设计与软件深度定制开发能力,可提供定制化解决方案;

所有时频关键技术都有自研能力,无需外协功能模块,可快速定位和解决产品问题;

具有时频大型组网和管理能力,可以为社会各行各业的系统精准运行做到保障传输、降低延时与通信加密的护航作用。

 

 

 
留言询价/ MESSAGE INQUIRY

留言框

  • 产品:

  • 您的单位:

  • 您的姓名:

  • 联系电话:

  • 常用邮箱:

  • 省份:

  • 详细地址:

  • 补充说明:

  • 验证码:

    请输入计算结果(填写阿拉伯数字),如:三加四=7

电话:TEL(来电请告知来自智能制造网)

15347823393

地址:ADDRESS

浙江省嘉兴市南湖区顺泽路1376号

关注公众号

Baidu
map